Limpiador de fluctuación de reloj de bajo ruido LMK04208

Texas Instruments ofrece su limpiador de fluctuación de reloj de bajo ruido LMK04208 con PLL de bucle doble y 6 salidas programables.

Imagen de LMK04208 de Texas Instruments, ultra-bajo-ruido reloj Jitter limpiadorLos acondicionadores de reloj LMK04208 de Texas Instruments con limpieza superior de fluctuación de reloj, generación y distribución con características avanzadas para satisfacer requisitos del sistema de próxima generación. La arquitectura PLLatinum™ de bucle doble permite variación de fluctuación de 111 fs rms (12 kHz a 20 MHz) con un módulo VCXO de bajo nivel de ruido o fluctuación sub-200 fs rms (12 kHz a 20 MHz) utilizando un cristal de bajo costo externo y diodo de varactor.

La arquitectura de doble bucle consta de dos bucles de fase de bloqueo (PLL) de alto rendimiento, un circuito de oscilador de cristal de bajo ruido y un oscilador de alto rendimiento controlado por voltaje (VCO). El primer PLL (PLL1) proporciona una función de limpiador de vibración de poco ruido mientras que el segundo PLL (PLL2) realiza la generación de reloj. PLL1 puede configurarse para cualquier trabajo con un módulo externo VCXO o el oscilador de cristal integrado con un diodo varactor y cristal regulable externo. Cuando se utiliza con un ancho de banda de bucle muy estrecho, PLL1 utiliza el ruido superior de cierre de fase (compensaciones por debajo de 50 kHz) del módulo VCXO o el cristal regulable para limpiar el reloj de la entrada. La salida de PLL1 se utiliza como la referencia de entrada limpia para PLL2 donde se bloquea el VCO integrado. El ancho de banda de bulce de PLL2 se puede optimizar para limpiar el ruido de fase lejano (compensaciones por encima de 50 kHz) donde el VCO integrado supera el módulo VCXO o el cristal armonizable usado en PLL1.

Características
  • Rendimiento de fluctuación RMS ultrabajo
    • Fluctuación RMS de 111 fs (12 kHz a 20 MHz)
    • Fluctuación RMS de 123 fs (100 Hz a 20 MHz)
  • PLL1 
    • Circuito de oscilador de cristal integrado de bajo nivel de ruido
    • Modo de retención cuando se pierden las entradas de reloj
      • Activación y recuperación automática o manual
  • PLL2
    • Ruido normalizado de PLL: -227 dBc/Hz
    • Índice de detector de fase de hasta 155 MHz
    • Duplicador de frecuencia OSCin
    • VCO integrado, de bajo nivel de ruido o modo VCO externo
  • Dos relojes entradas redundantes con LOS
    • Modos de conmutación automáticos y manuales
  • Arquitectura PLL PLLatinum™ de bucle dual
  • Divisor de salida de ciclo de trabajo de 50%, 1 a 1045 (pares e impares)
  • Seis salidas programables LVPECL, LVDS, o LVCMOS
  • Demora digital: fija o ajustable de modo dinámico
  • Control de retardo analógico de paso 25 ps
  • Siete salidas diferenciales, hasta 14 balanceadas
    • Hasta seis salidas de búfer VCXO/cristal
  • Velocidades de reloj de hasta 1536 MHz
  • Modo de demora 0
  • Tres salidas de reloj por defecto en el encendido
  • Varios modos de funcionamiento: doble PLL, PLL simple y distribución de reloj
  • Rango de temperatura industrial: -40 ºC a +85 °C
  • Funcionamiento de 3.15 V a 3.45 V
  • Paquete WQFN de 64 pines (9,0 x 9,0 mm × 0,8 mm)

Eval Board

ImagenNúmero de pieza del fabricanteDescripciónCantidad disponiblePrecioVer detalles
EVAL BOARD FOR LMK04208LMK04208EVMEVAL BOARD FOR LMK042082 - Inmediata$478.80Ver detalles

LMK04208 Clock Jitter Cleaner

ImagenNúmero de pieza del fabricanteDescripciónSalidaNúmero de circuitosDiferencial - Entrada:salidaCantidad disponiblePrecioVer detalles
IC CLOCK DUAL PLL 64WQFNLMK04208NKDTIC CLOCK DUAL PLL 64WQFNLVCMOS, LVDS, LVPECL1Sí/sí269 - Inmediata
247 - Marketplace
$16.96Ver detalles
IC CLOCK DUAL PLL 64WQFNLMK04208NKDRIC CLOCK DUAL PLL 64WQFNLVCMOS, LVDS, LVPECL1Sí/sí0 - Inmediata$8.76Ver detalles
Publicado: 2016-12-08