Software de diseño Quartus® Prime
El software Quartus Prime de Altera, con tiempos de compilación rápidos, acelera el desarrollo de FPGA para diseños más grandes que se benefician de reducciones aún mayores.
El software Quartus Prime de Altera ofrece mejoras en las tres áreas clave que más les importan a los diseñadores: rendimiento, productividad y usabilidad. Es compatible con las últimas familias de FPGA y SoC Agilex™ 7 y Agilex 5, lo que garantiza una experiencia de desarrollo perfecta para aplicaciones de vanguardia. Ya está disponible para su descarga el soporte para la familia de FPGA y SoC Agilex 3, así como para la FPGA MAX 10 con opciones de paquete que cargan 485 E/S en un paquete de tamaño de 19 x 19 mm2.
Los rápidos tiempos de compilación permiten a los diseñadores acelerar el desarrollo de FPGA y los diseños más grandes se benefician de reducciones aún mayores. Las optimizaciones mejoradas del compilador también reducen significativamente los requisitos máximos de memoria virtual, garantizando que la mayoría de los diseños FPGA se compilen dentro de los 64 GB de memoria. La configuración adicional para reducir el tiempo de compilación está disponible en la guía del usuario del compilador.
El software Quartus Prime introduce el soporte de análisis concurrente, lo que permite a los diseñadores analizar los resultados (tiempo, vistas de lista de redes e informes de compilación) mientras la compilación aún se está ejecutando. La reconfiguración parcial (PR) permite actualizaciones dinámicas de secciones de la FPGA. Al mismo tiempo, el resto del diseño sigue funcionando, y el asistente de diseño ayuda a detectar posibles problemas de diseño con antelación proporcionando orientación y recomendaciones en tiempo real, lo que mejora la calidad y la eficacia general del diseño.
Los diseñadores pueden aprovechar las herramientas de programación FPGA Quartus basadas en la nube, disponibles en contenedores Docker Hub, para la aceleración de aplicaciones de alto rendimiento en un entorno de computación en la nube. Obtener más información a través de los recursos que se proporcionan a continuación.
- Tiempo de compilación rápido: la síntesis optimizada y los algoritmos de lugar y ruta reducen el tiempo de compilación del diseño, y los diseños más grandes son los que más se benefician.
- Licencias IP ampliadas sin costo: incluye Nios® V y otras IP, con capacidades de búsqueda automática para una fácil integración.
- Reducción del uso máximo de memoria virtual: la mejora de la eficiencia de la memoria garantiza que la mayoría de los diseños se compilen en menos de 64 GB de memoria.
- Estimación basada en el aprendizaje automático: la estimación del área posterior a la síntesis impulsada por IA mejora la precisión y la optimización del diseño.
- Ajustes preestablecidos de IP de la placa: configuraciones predefinidas para interfaces como DisplayPort™, PCIe® con PIO y memoria de alto ancho de banda (HBM) con red en chip (NoC), lo que optimiza el diseño del sistema.
- Bibliotecas de simulación precompiladas: amplía los componentes precompilados, lo que reduce el tiempo de compilación y mejora la eficiencia de la simulación.
- Desarrollo mejorado de software integrado: herramientas y flujos de trabajo mejorados para ingenieros de software integrado.
- Visualización de NoC y modelos de simulación de NoC con precisión de ciclo: mejor representación de enlaces, conmutadores y congestión para diseños de NoC optimizados.
- Disponible en contenedores Docker: permite entornos de desarrollo flexibles con soporte de compilación FPGA basado en la nube.
- Procesadores Nios V: procesadores de software basados en RISC-V mejorados de Altera con rendimiento mejorado, menor utilización de recursos y nuevas características arquitectónicas.
- Asistentes de diseño: proporciona verificación de reglas de diseño en tiempo real para ayudar a cerrar el tiempo rápidamente y mejorar la calidad general del diseño.
- Paneles de control de exploración de Quartus: herramientas de visualización y depuración para una mejor comprensión de los proyectos
- Exploración del espacio de diseño: herramientas para evaluar múltiples configuraciones de diseño y optimizar la potencia, el rendimiento y el uso de recursos.
- Analizadores de enlaces avanzados: compatibilidad actualizada con transceptores FHT y FGT de tipo F, junto con un motor de plataforma/simulación mejorado.
- PR: Actualizar dinámicamente secciones de una FPGA mientras el resto del diseño sigue funcionando
- Analizadores lógicos de derivación de señal: herramienta de depuración integrada para la supervisión de señales en tiempo real y la verificación en el sistema
Quartus® Prime Design Software
| Imagen | Número de pieza del fabricante | Descripción | Cantidad disponible | Precio | Ver detalles | |
|---|---|---|---|---|---|---|
![]() | ![]() | SW-ONE-QUARTUS | QUARTUS PRIME ONE QUESTA-INTEL | Disponible | $3,645.02 | Ver detalles |



